首页> 外文OA文献 >A CMOS analog continuous-time delay line with adaptive delay-time control
【2h】

A CMOS analog continuous-time delay line with adaptive delay-time control

机译:具有自适应延迟时间控制的CMOS模拟连续时间延迟线

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

A CMOS analog continuous-time delay line composed of cascaded first-order current-domain all-pass sections is discussed. Each all-pass section consists of CMOS transistors and a single capacitor. The operation is based on the square-law characteristic of an MOS transistor in saturation. The delay time per section can either be controlled by an external voltage or locked to an external reference frequency by means of a control system which features a large capture range. Experimental verification has been performed on two setups: an integrated cascade of 26 identical all-pass sections and a frequency-locking system breadboard built around two identical on-chip all-pass sections
机译:讨论了由级联的一阶电流域全通部分组成的CMOS模拟连续时间延迟线。每个全通部分均由CMOS晶体管和单个电容器组成。该操作基于饱和状态下MOS晶体管的平方律特性。每节的延迟时间可以由外部电压控制,也可以通过具有较大捕获范围的控制系统锁定到外部参考频率。已经在两种设置上进行了实验验证:一个由26个相同的全通部分组成的集成级联,以及一个围绕两个相同的片上全通部分构建的锁频系统面包板

著录项

  • 作者

    Bult, Klaas; Wallinga, Hans;

  • 作者单位
  • 年度 1988
  • 总页数
  • 原文格式 PDF
  • 正文语种 und
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号